검색 기능은 준비 중입니다.
검색 기능은 준비 중입니다.

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. ex. Some numerals are expressed as "XNUMX".
Copyrights notice

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. Copyrights notice

A Novel Parallel 8B/10B Encoder: Architecture and Comparison with Classical Solution 새로운 병렬 8B/10B 인코더: 아키텍처 및 기존 솔루션과의 비교

Pietro NANNIPIERI, Daniele DAVALLE, Luca FANUCCI

  • 조회수

    0

  • 이것을 인용

요약 :

8B/10B는 다양한 통신 프로토콜에서 주로 사용되는 인코딩 기술로 제로 DC 바이어스와 같은 여러 가지 장점이 있습니다. 지난 몇 년 동안 전송 속도가 급격히 증가함에 따라 처리량, 면적 및 전력 소비 측면에서 더 나은 성능을 갖춘 인코더에 대한 필요성이 급격히 높아졌습니다. 이 기사에서는 두 기호 병렬 인코더의 아키텍처를 제시하고 논의하며 이를 기존 파이프라인 솔루션과 비교합니다.

발행
IEICE TRANSACTIONS on Fundamentals Vol.E101-A No.7 pp.1120-1122
발행일
2018/07/01
공개일
온라인 ISSN
1745-1337
DOI
10.1587/transfun.E101.A.1120
원고의 종류
LETTER
범주
디지털 신호 처리

작성자

Pietro NANNIPIERI
  University of Pisa
Daniele DAVALLE
  IngeniArs S.r.l.
Luca FANUCCI
  University of Pisa

키워드

VLSI,  8b10b,  병렬,  부호화