검색 기능은 준비 중입니다.
검색 기능은 준비 중입니다.

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. ex. Some numerals are expressed as "XNUMX".
Copyrights notice

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. Copyrights notice

Cache Optimization for H.264/AVC Motion Compensation H.264/AVC 모션 보상을 위한 캐시 최적화

Sangyong YOON, Soo-Ik CHAE

  • 조회수

    0

  • 이것을 인용

요약 :

이 편지에서 우리는 H.264/AVC 디코더에서 모션 보상(MC)의 메모리 대역폭을 실질적으로 줄이는 캐시 구성을 제안합니다. P 및 B 그림에 대한 중복된 메모리 액세스를 줄이기 위해 인덱스 비트가 프레임 버퍼의 수평 및 수직 주소 비트로 구성되고 각 라인에 8을 저장하는 XNUMX방향 집합 연관 캐시를 사용합니다. 참조 프레임의 2픽셀 데이터. 또한 DDR SDRAM의 최소 액세스 크기와 동일한 라인 크기를 선택하여 데이터 조각화 문제를 완화합니다. 129개의 QCIF IBBP 이미지 시퀀스에 대한 평균을 낸 최적화된 캐시의 대역폭에는 H.264/AVC MC의 필수 대역폭의 XNUMX%만 필요합니다.

발행
IEICE TRANSACTIONS on Information Vol.E91-D No.12 pp.2902-2905
발행일
2008/12/01
공개일
온라인 ISSN
1745-1361
DOI
10.1093/ietisy/e91-d.12.2902
원고의 종류
LETTER
범주
이미지 처리 및 비디오 처리

작성자

키워드